RANURAS ISA
Las
ranuras ISA (Industry Standard Architecture) hacen su aparición de la mano
de IBM en 1980 como ranuras de expansión de 8bits (en la imagen superior),
funcionando a 4.77Mhz (que es la velocidad de pos procesadores Intel 8088).
Se trata de un slot de 62 contactos (31 por cada lado) y 8.5cm de longitud.
Su verdadera utilización empieza en 1983, conociéndose como XT bus architecture.
En el año 1984 se actualiza al nuevo estándar de 16bits, conociéndose como AT bus architecture.
En 1988 nace el nuevo estándar EISA (Extended Industry Standard Architecture), patrocinado por el llamado Grupo de los nueve (AST, Compaq, Epson, Hewlett-Packard, NEC Corporation, Olivetti, Tandy, Wyse y Zenith), montadores de ordenadores clónicos, y en parte forzados por el desarrollo por parte de la gran gigante (al menos en aquella época) IBM, que desarrolla en 1987 el slot MCA (Micro Channel Architecture) para sus propias máquinas.
Las diferencias más apreciables con respecto al bus ISA AT son:
- Direcciones de memoria de 32 bits para CPU, DMA, y dispositivos de bus master.
- Protocolo de transmisión síncrona para transferencias de alta velocidad.
- Traducción automática de ciclos de bus entre maestros y esclavos EISA e ISA.
- Sop
Se trata de un slot de 62 contactos (31 por cada lado) y 8.5cm de longitud.
Su verdadera utilización empieza en 1983, conociéndose como XT bus architecture.
En el año 1984 se actualiza al nuevo estándar de 16bits, conociéndose como AT bus architecture.
RANURAS EISA
En 1988 nace el nuevo estándar EISA (Extended Industry Standard Architecture), patrocinado por el llamado Grupo de los nueve (AST, Compaq, Epson, Hewlett-Packard, NEC Corporation, Olivetti, Tandy, Wyse y Zenith), montadores de ordenadores clónicos, y en parte forzados por el desarrollo por parte de la gran gigante (al menos en aquella época) IBM, que desarrolla en 1987 el slot MCA (Micro Channel Architecture) para sus propias máquinas.
Las diferencias más apreciables con respecto al bus ISA AT son:
- Direcciones de memoria de 32 bits para CPU, DMA, y dispositivos de bus master.
- Protocolo de transmisión síncrona para transferencias de alta velocidad.
- Traducción automática de ciclos de bus entre maestros y esclavos EISA e ISA.
- Sop
No hay comentarios:
Publicar un comentario